MT36HTF25672PY-667DZES

PDF: 09005aef818e3fc8/Source: 09005aef818e3fdb Micron Technology, Inc., reserves the right to change products or specifications without notice.
HTF36C256_512x72.fm - Rev. C 1/07 EN
4 ©2005 Micron Technology, Inc. All rights reserved.
2GB, 4GB (x72, ECC, DR) 240-Pin DDR2 SDRAM RDIMM
Pin Assignments and Descriptions
Table 6: Pin Descriptions
Symbol Type Description
ODT0, ODT1 Input
(SSTL_18)
On-die termination: ODT (registered HIGH) enables termination resistance internal to the
DDR2 SDRAM. When enabled, ODT is only applied to the following pins: DQ, DQS, DQS#, and
CB. The ODT input will be ignored if disabled via the LOAD MODE command.
CK0, CK0# Input
(SSTL_18)
Clock: CK and CK# are differential clock inputs. All address and control input signals are
sampled on the crossing of the positive edge of CK and negative edge of CK#. Output data
(DQs and DQS/DQS#) is referenced to the crossings of CK and CK#.
CKE0, CKE1 Input
(SSTL_18)
Clock enable: CKE (registered HIGH) activates and CKE (registered LOW) deactivates
clocking circuitry on the DDR2 SDRAM.
S0#, S1# Input
(SSTL_18)
Chip select: S# enables (registered LOW) and disables (registered HIGH) the command
decoder.
RAS#, CAS#,
WE#
Input
(SSTL_18)
Command inputs: RAS#, CAS#, and WE# (along with S#) define the command being
entered.
BA0, BA1
2GB
BA0–BA2
4GB
Input
(SSTL_18)
Bank address inputs: BA0–BA1/BA2 define to which device bank an ACTIVE, READ, WRITE,
or PRECHARGE command is being applied. BA0–BA1/BA2 define which mode register,
including MR, EMR, EMR(2), and EMR(3), is loaded during the LOAD MODE command.
A0–A13 Input
(SSTL_18)
Address inputs: Provide the row address for ACTIVE commands, and the column address
and auto precharge bit (A10) for READ/WRITE commands, to select one location out of the
memory array in the respective bank. A10 sampled during a PRECHARGE command
determines whether the PRECHARGE applies to one device bank (A10 LOW, device bank
selected by BA0–BA1) or all device banks (A10 HIGH). The address inputs also provide the op-
code during a LOAD MODE command.
P
AR_IN Input
(SSTL_18)
Parity bit for the address and control bus.
SCL Input
Serial clock for presence-detect: SCL is used to synchronize the presence-detect data
transfer to and from the module.
SA0–SA2 Input
Presence-detect address inputs: These pins are used to configure the presence-detect
device.
RESET# Input
(LVCMOS)
Asynchronously forces all registered outputs LOW when RESET# is LOW. This signal can be
used during power-up to ensure that CKE is LOW and DQs are High-Z.
DQS0–DQS17,
DQS0#–DQS17#
I/O
(SSTL_18)
Data strobe: Output with read data, input with write data for source synchronous
operation. Edge-aligned with read data, center-aligned with write data. DQS# is only used
when differential data strobe mode is enabled via the LOAD MODE command.
DQ0–DQ63 I/O
(SSTL_18)
Data input/output: Bidirectional data bus.
CB0–CB7 I/O
(SSTL_18)
Check bits.
SDA I/O
Serial presence-detect data: SDA is a bidirectional pin used to transfer addresses and data
into and out of the presence-detect portion of the module.
E
RR_OUT Output
(open
drain)
Parity error found on the address and control bus.
V
DD/VDDQ Supply
Power supply: 1.8V ±0.1V.
V
REF Supply
SSTL_18 reference voltage.
Vss Supply
Ground.
VDDSPD Supply
Serial EEPROM positive power supply: +1.7V to +3.6V.
NC
No connect: These pins should be left unconnected.
RFU
Reserved for future use.
PDF: 09005aef818e3fc8/Source: 09005aef818e3fdb Micron Technology, Inc., reserves the right to change products or specifications without notice.
HTF36C256_512x72.fm - Rev. C 1/07 EN
5 ©2005 Micron Technology, Inc. All rights reserved.
2GB, 4GB (x72, ECC, DR) 240-Pin DDR2 SDRAM RDIMM
Functional Block Diagrams
Functional Block Diagrams
Figure 2: Functional Block Diagram – 2GB
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ0
DQ1
DQ2
DQ3
DQ
DQ
DQ
DQ
U12
U42
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ4
DQ5
DQ6
DQ7
DQ
DQ
DQ
DQ
U1
U31
DM CS# DQS DQS#
DQS0
DQS0#
DQS9
DQS9#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ8
DQ9
DQ10
DQ11
DQ
DQ
DQ
DQ
U13
U41
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ12
DQ13
DQ14
DQ15
DQ
DQ
DQ
DQ
U2
U30
DM CS# DQS DQS#
DQS1
DQS1#
DQS10
DQS10#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ16
DQ17
DQ18
DQ19
DQ
DQ
DQ
DQ
U14
U40
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ20
DQ21
DQ22
DQ23
DQ
DQ
DQ
DQ
U3
U29
DM CS# DQS DQS#
DQS2
DQS2#
DQS11
DQS11#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ24
DQ25
DQ26
DQ27
DQ
DQ
DQ
DQ
U15
U39
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ28
DQ29
DQ30
DQ31
DQ
DQ
DQ
DQ
U4
U28
DM CS# DQS DQS#
DQS3
DQS3#
DQS12
DQS12#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
CB0
CB1
CB2
CB3
DQ
DQ
DQ
DQ
U16
U38
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
CB4
CB5
CB6
CB7
DQ
DQ
DQ
DQ
U5
U27
DM CS# DQS DQS#
DQS8
DQS8#
DQS17
DQS17#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ32
DQ33
DQ34
DQ35
DQ
DQ
DQ
DQ
U8
U25
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ36
DQ37
DQ38
DQ39
DQ
DQ
DQ
DQ
U18
U35
DM CS# DQS DQS#
DQS4
DQS4#
DQS13
DQS13#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ40
DQ41
DQ42
DQ43
DQ
DQ
DQ
DQ
U9
U24
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ44
DQ45
DQ46
DQ47
DQ
DQ
DQ
DQ
U19
U34
DM CS# DQS DQS#
DQS5
DQS5#
DQS14
DQS14#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ48
DQ49
DQ50
DQ51
DQ
DQ
DQ
DQ
U10
U23
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ52
DQ53
DQ54
DQ55
DQ
DQ
DQ
DQ
U20
U33
DM CS# DQS DQS#
DQS6
DQS6#
DQS15
DQS15#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ56
DQ57
DQ58
DQ59
DQ
DQ
DQ
DQ
U11
U22
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ60
DQ61
DQ62
DQ63
DQ
DQ
DQ
DQ
U21
U32
DM CS# DQS DQS#
DQS7
DQS7#
DQS16
DQS16#
SA2
PLL
CK0
CK0#
DDR2 SDRAM x 4
DDR2 SDRAM x 4
DDR2 SDRAM x 4
DDR2 SDRAM x 4
DDR2 SDRAM x 4
DDR2 SDRAM x 4
DDR2 SDRAM x 4
DDR2 SDRAM x 4
DDR2 SDRAM x 4
Register x 4
RESET#
U7
VREF
VSS
DDR2 SDRAM
DDR2 SDRAM
VDD/
VDDSPD
VDDQ
DDR2 SDRAM
U37
VSS
RS0#
RS1#
Rank 0 = U1–U5, U8–U16, U18–U21
Rank 1 = U22–U25, U27–U35, U38–U42
R
E
G
I
S
T
E
R
S
S0#
S1#
BA0–BA1
A0–A13
RAS#
CAS#
WE#
CKE0
CKE1
ODT0
ODT1
PAR_IN
RESET#
RS0#: Rank 0
RS1#: Rank 1
RBA0–RBA1: DDR2 SDRAM
RA0–RA13: DDR2 SDRAM
RRAS#: DDR2 SDRAM
RCAS#: DDR2 SDRAM
RWE#: DDR2 SDRAM
RCKE0: Rank 0
RCKE1: Rank 1
RODT0: Rank 0
RODT1: Rank 1
ERR_OUT#
U6, U17, U26, U36
SPD EEPROM
A0
SPD EEPROM
A1
A2
SA0 SA1
SDASCL
WP
VSS
PDF: 09005aef818e3fc8/Source: 09005aef818e3fdb Micron Technology, Inc., reserves the right to change products or specifications without notice.
HTF36C256_512x72.fm - Rev. C 1/07 EN
6 ©2005 Micron Technology, Inc. All rights reserved.
2GB, 4GB (x72, ECC, DR) 240-Pin DDR2 SDRAM RDIMM
Functional Block Diagrams
Figure 3: Functional Block Diagram – 4GB
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ0
DQ1
DQ2
DQ3
DQ
DQ
DQ
DQ
U12
U40
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ4
DQ5
DQ6
DQ7
DQ
DQ
DQ
DQ
U1
U31
DM CS# DQS DQS#
DQS0
DQS0#
DQS9
DQS9#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ8
DQ9
DQ10
DQ11
DQ
DQ
DQ
DQ
U13
U39
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ12
DQ13
DQ14
DQ15
DQ
DQ
DQ
DQ
U2
U30
DM CS# DQS DQS#
DQS1
DQS1#
DQS10
DQS10#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ16
DQ17
DQ18
DQ19
DQ
DQ
DQ
DQ
U14
U38
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ20
DQ21
DQ22
DQ23
DQ
DQ
DQ
DQ
U3
U29
DM CS# DQS DQS#
DQS2
DQS2#
DQS11
DQS11#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ24
DQ25
DQ26
DQ27
DQ
DQ
DQ
DQ
U15
U37
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ28
DQ29
DQ30
DQ31
DQ
DQ
DQ
DQ
U4
U28
DM CS# DQS DQS#
DQS3
DQS3#
DQS12
DQS12#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
CB0
CB1
CB2
CB3
DQ
DQ
DQ
DQ
U16
U36
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
CB4
CB5
CB6
CB7
DQ
DQ
DQ
DQ
U5
U27
DM CS# DQS DQS#
DQS8
DQS8#
DQS17
DQS17#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ32
DQ33
DQ34
DQ35
DQ
DQ
DQ
DQ
U8
U25
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ36
DQ37
DQ38
DQ39
DQ
DQ
DQ
DQ
U18
U35
DM CS# DQS DQS#
DQS4
DQS4#
DQS13
DQS13#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ40
DQ41
DQ42
DQ43
DQ
DQ
DQ
DQ
U9
U24
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ44
DQ45
DQ46
DQ47
DQ
DQ
DQ
DQ
U19
U34
DM CS# DQS DQS#
DQS5
DQS5#
DQS14
DQS14#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ48
DQ49
DQ50
DQ51
DQ
DQ
DQ
DQ
U10
U23
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ52
DQ53
DQ54
DQ55
DQ
DQ
DQ
DQ
U20
U33
DM CS# DQS DQS#
DQS6
DQS6#
DQS15
DQS15#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ56
DQ57
DQ58
DQ59
DQ
DQ
DQ
DQ
U11
U22
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ60
DQ61
DQ62
DQ63
DQ
DQ
DQ
DQ
U21
U32
DM CS# DQS DQS#
DQS7
DQS7#
DQS16
DQS16#
A0
SPD EEPROM
A1
A2
SA0 SA1
SA2
SDASCL
WP
R
E
G
I
S
T
E
R
S
PLL
S0#
S1#
BA0–BA1
A0–A13
RAS#
CAS#
WE#
CKE0
CKE1
ODT0
ODT1
PAR_IN
RESET#
RS0#: Rank 0
RS1#: Rank 1
RBA0–RBA1: DDR2 SDRAM
RA0–RA13: DDR2 SDRAM
RRAS#: DDR2 SDRAM
RCAS#: DDR2 SDRAM
RWE#: DDR2 SDRAM
RCKE0: Rank 0
RCKE1: Rank 1
RODT0: Rank 0
RODT1: Rank 1
ERR_OUT#
CK0
CK0#
DDR2 SDRAM x 4
DDR2 SDRAM x 4
DDR2 SDRAM x 4
DDR2 SDRAM x 4
DDR2 SDRAM x 4
DDR2 SDRAM x 4
DDR2 SDRAM x 4
DDR2 SDRAM x 4
DDR2 SDRAM x 4
Register x 2
RESET#
U7
VREF
VSS
DDR2 SDRAM
DDR2 SDRAM
VDD/VDDQ
VDDSPD
SPD EEPROM
DDR2 SDRAM
U6, U26
U17
VSS
RS0#
RS1#
Rank 0 = U1–U5, U8–U16, U18–U21
Rank 1 = U22–U25, U27–U40
VSS

MT36HTF25672PY-667DZES

Mfr. #:
Manufacturer:
Micron
Description:
MODULE DDR2 SDRAM 2GB 240RDIMM
Lifecycle:
New from this manufacturer.
Delivery:
DHL FedEx Ups TNT EMS
Payment:
T/T Paypal Visa MoneyGram Western Union