2013 Microchip Technology Inc. Advance Information DS40001708A-page 11
PIC16(L)F170X/171X
TABLE 4: 20-PIN ALLOCATION TABLE (PIC16(L)F1708/9)
I/O
(2)
PDIP/SOIC/
SSOP
QFN
ADC
Reference
Comparator
Op Amp
DAC
Zero Cross
Timers
CCP
PWM
COG
MSSP
EUSART
CLC
Interrupt
Pull-up
Basic
RA0 19 16 AN0 VREF- C1IN+ — DAC1OUT — — — — — — — — IOC Y ICSPDAT
RA1 18 15 AN1 VREF+ C1IN0-
C2IN0-
——————————IOC Y ICSPCLK
RA2 17 14 AN2 — — — DAC1OUT2 ZCD T0CKI
(1)
— — COGIN
(1)
— — — INT
(1)
IOC
Y —
RA3 4 1 — — —— — ——— — ————IOC Y MCLR
VPP
RA4 3 20 AN3
— — — — —
T1G
(1)
SOSCO
— — — — — —
IOC Y CLKOUT
OSC2
RA5 2 19 — — —— — —T1CKI
SOSCI
—————CLCIN3
(1)
IOC Y CLKIN
OSC1
RB4 13 10 AN10 — — OPA1IN-
— — — — — —
SCK
(1)
SDA
(3)
—
—
IOC Y —
RB5 12 9 AN11 — — OPA1IN+ — — —— — ——RX
(1)
(3)
IOC Y —
RB6 11 8
— — — — — — — — — —
SDI
(1)
SCL
(3)
—
—
IOC Y —
RB7 10 7 — — —— — ——— — ——CK
(1)
(3)
— IOC Y —
RC0 16 13 AN4 — C2IN+
— — — — — — — — — —
IOC Y —
RC1 15 12 AN5 — C1IN1-
C2IN1-
—————————CLCIN2
(1)
IOC Y —
RC2 14 11 AN6 — C1IN2-
C2IN2-
OPA1OUT
— — — — — — — — —
IOC Y —
RC3 7 4 AN7 — C1IN3-
C2IN3-
OPA2OUT — — — CCP2
(1)
————CLCIN0
(1)
IOC Y —
RC4 6 3
— — — OPA2IN- — — — — — — — —
CLCIN1
(1)
IOC Y —
RC5 5 2 — — —OPA2IN+ — — — CCP1
(1)
—————IOC Y —
RC6 8 5 AN8
— — — — — — — — —
SS
(1)
— —
IOC Y —
RC7 9 6 AN9 — —— — ——— — ————IOC Y —
VDD 1 18
— — — — — — — — — — — — — — —
VDD
VSS 20 17 — — — — — — — — — — — — — — — VSS
Note 1: Default peripheral input. Input can be moved to any other pin with the PPS input selection registers.
2: All pin digital outputs default to PORT latch data. Any pin can be selected as a peripheral digital output with the PPS output selection registers.
3: These peripheral functions are bidirectional. The output pin selections must be the same as the input pin selections.