Lattice Semiconductor ispMACH 5000VG Family Data Sheet
44
Signal Configuration
ispMACH 5768VG 256-ball fpBGA
I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O
I/O I/O I/O I/OI/O I/OI/O I/O
I/O I/O I/O I/O I/O I/OI/O I/O I/OI/OGND GND
VCCO3
VCCO3 VCCO0
VCCO1
VCCO3 VCCO0 VCCO0
I/O I/O I/O I/O I/O I/OI/O I/O I/OI/OGND GNDVCCO2 VCCO2 VCCO1 VCCO1
I/O I/O I/O I/O I/O I/O I/O
I/O I/O I/OI/O I/O I/OI/O I/O
I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O GND I/O I/O
I/OI/OI/OI/OI/OI/OI/OI/OI/O I/O
VCCP0
GND
I/O I/OI/O I/O I/O I/O I/O I/O
I/O I/O I/OI/O I/O I/OI/O I/O I/O
I/O I/O I/O
I/OI/O I/O I/O I/O I/O I/O
I/O I/O I/OI/O I/O I/OI/O I/O I/O I/OI/O I/O I/O I/O I/O I/O
I/O I/O I/OI/O I/O I/OI/O I/O I/O I/O I/O I/O
I/OVCCVCC I/O I/O I/O I/O I/O
TDIVCC
VCC
VCC
VCC
VCCP1
RESETB
GCLK2GOE1
GOE0 GCLK1 TCK TDO VCCJ
VCCO2
TOE
GNDP0
GNDP1
TMS
I/OI/O
I/O I/OI/O
I/O I/O
I/O I/OI/O I/O I/O
I/O
I/O I/OGND GND GND
GND GND GND
GND
GND GND GND
VCC VCC
GND
GND GND GND
I/O I/O I/O
I/O I/O I/O I/O I/O I/O I/OI/OI/O
I/O GND GNDI/O I/OI/O I/OI/O I/OI/O I/O I/OI/O I/OI/O
I/O I/O I/O I/O I/O
GND
I/O/
VREF3
I/O/
CLK_OUT1
I/O/
PLL_FBK1
I/O/
PLL_FBK0
I/O/
PLL_RST1
I/O/
VREF1
I/O/
VREF2
I/O/
CLK_OUT0
GCLK0
GCLK3
I/O/
VREF0
I/O/
PLL_RST0
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
2345678910111213141516
12345678910111213141516
256fpBGA/5768VG
Note: Ball A1 indicator dot on top side of package.
ispMACH 5768VG
Bottom View