Table 6: Component-to-Module DQ Map , Front (Continued)
Component
Reference
Number
Component
DQ Module DQ
Module Pin
Number
Component
Reference
Number
Component
DQ Module DQ
Module Pin
Number
U19 0 53 219 U20 0 63 234
1 55 225 1 61 228
2 52 218 2 62 223
3 54 224 3 60 227
Table 7: Component-to-Module DQ Map, Back
Component
Reference
Number
Component
DQ Module DQ
Module Pin
Number
Component
Reference
Number
Component
DQ Module DQ
Module Pin
Number
U21 0 59 115 U22 0 50 105
1 56 108 1 49 100
2 58 114 2 48 99
3 57 109 3 51 106
U23 0 41 91 U24 0 33 82
1 42 96 1 35 88
2 40 90 2 32 81
3 43 97 3 34 87
U26 0 CB0 39 U27 0 24 30
1 CB2 45 1 26 36
2 CB1 40 2 25 31
3 CB3 46 3 27 37
U28 0 16 21 U29 0 9 13
1 18 27 1 11 19
2 17 22 2 8 12
3 19 28 3 10 18
U30 0 6 128 U31 0 61 228
1 4 122 1 63 234
2 7 129 2 60 227
3 5 123 3 62 233
U32 0 55 225 U33 0 45 210
1 53 219 1 46 215
2 54 224 2 44 209
3 52 218 3 47 216
16GB (x72, ECC, DR) 240-Pin 1.35V DDR3L RDIMM
DQ Map
PDF: 09005aef8479a029
ksf36c2gx72pz.pdf - Rev. I 7/15
7
Micron Technology, Inc. reserves the right to change products or specifications without notice.
© 2011 Micron Technology, Inc. All rights reserved.
Table 7: Component-to-Module DQ Map, Back (Continued)
Component
Reference
Number
Component
DQ Module DQ
Module Pin
Number
Component
Reference
Number
Component
DQ Module DQ
Module Pin
Number
U34 0 39 207 U35 0 CB7 165
1 36 200 1 CB5 159
2 38 206 2 CB6 164
3 37 201 3 CB4 158
U36 0 30 155 U37 0 23 147
1 29 150 1 21 141
2 31 156 2 22 146
3 28 149 3 20 140
U38 0 14 137 U39 0 1 4
1 12 131 1 2 9
2 15 138 2 0 3
3 13 132 3 3 10
16GB (x72, ECC, DR) 240-Pin 1.35V DDR3L RDIMM
DQ Map
PDF: 09005aef8479a029
ksf36c2gx72pz.pdf - Rev. I 7/15
8
Micron Technology, Inc. reserves the right to change products or specifications without notice.
© 2011 Micron Technology, Inc. All rights reserved.
Functional Block Diagram
Figure 2: Functional Block Diagram
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
ZQ
DQ0
DQ1
DQ2
DQ3
V
SS
DQ
DQ
DQ
DQ
U12
U39
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
ZQ
DQ4
DQ5
DQ6
DQ7
V
SS
DQ
DQ
DQ
DQ
U1
U30
DM CS# DQS DQS#
DQS0
DQS0#
DQS9
DQS9#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
ZQ
DQ8
DQ9
DQ10
DQ11
V
SS
DQ
DQ
DQ
DQ
U2
U29
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
ZQ
DQ12
DQ13
DQ14
DQ15
V
SS
DQ
DQ
DQ
DQ
U13
U38
DM CS# DQS DQS#
DQS1
DQS1#
DQS10
DQS10#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
ZQ
DQ16
DQ17
DQ18
DQ19
V
SS
DQ
DQ
DQ
DQ
U3
U28
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
ZQ
DQ20
DQ21
DQ22
DQ23
V
SS
DQ
DQ
DQ
DQ
U14
U37
DM CS# DQS DQS#
DQS2
DQS2#
DQS11
DQS11#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
ZQ
DQ24
DQ25
DQ26
DQ27
V
SS
DQ
DQ
DQ
DQ
U4
U27
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
ZQ
DQ28
DQ29
DQ30
DQ31
V
SS
DQ
DQ
DQ
DQ
U15
U36
DM CS# DQS DQS#
DQS3
DQS3#
DQS12
DQS12#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
ZQ
CB0
CB1
CB2
CB3
V
SS
DQ
DQ
DQ
DQ
U5
U26
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
ZQ
CB4
CB5
CB6
CB7
V
SS
DQ
DQ
DQ
DQ
U16
U35
DM CS# DQS DQS#
DQS8
DQS8#
DQS17
DQS17#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
ZQ
DQ32
DQ33
DQ34
DQ35
V
SS
DQ
DQ
DQ
DQ
U24
U8
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
ZQ
DQ36
DQ37
DQ38
DQ39
V
SS
DQ
DQ
DQ
DQ
U34
U17
DM CS# DQS DQS#
DQS4
DQS4#
DQS13
DQS13#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
ZQ
DQ40
DQ41
DQ42
DQ43
V
SS
DQ
DQ
DQ
DQ
U23
U9
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
ZQ
DQ44
DQ45
DQ46
DQ47
V
SS
DQ
DQ
DQ
DQ
U33
U18
DM CS# DQS DQS#
DQS5
DQS5#
DQS14
DQS14#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
ZQ
DQ48
DQ49
DQ50
DQ51
V
SS
DQ
DQ
DQ
DQ
U22
U10
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
ZQ
DQ52
DQ53
DQ54
DQ55
V
SS
DQ
DQ
DQ
DQ
U32
U19
DM CS# DQS DQS#
DQS6
DQS6#
DQS15
DQS15#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
ZQ
DQ56
DQ57
DQ58
DQ59
V
SS
DQ
DQ
DQ
DQ
U21
U11
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
ZQ
DQ60
DQ61
DQ62
DQ63
V
SS
DQ
DQ
DQ
DQ
U31
U20
DM CS# DQS DQS#
DQS7
DQS7#
DQS16
DQS16#
RS0#
RS1#
ZQ
ZQ
ZQ
ZQ
ZQ
ZQ
ZQ
ZQ
V
SS
ZQ
ZQ
ZQ
ZQ
ZQ
ZQ
ZQ
ZQ
ZQ
ZQ
R
e
g
i
s
t
e
r
a
n
d
P
L
L
S0#
S1#
BA[2:0]
A[15:0]
RAS#
CAS#
WE#
CKE0
CKE1
ODT0
ODT1
Par_In
RESET#
CK0
CK0#
RS0#: Rank 0
RS1#: Rank 1
RBA[2:0]: DDR3 SDRAM
RA[15:0]: DDR3 SDRAM
RRAS#: DDR3 SDRAM
RCAS#: DDR3 SDRAM
RWE#: DDR3 SDRAM
RCKE0: Rank 0
RCKE1: Rank 1
RODT0: Rank 0
RODT1: Rank 1
Err_Out#
U7
V
REFCA
V
SS
DDR3 SDRAM
DDR3 SDRAM
V
DD
Control, command and
address termination
V
DDSPD
SPD EEPROM/
Temperature sensor
V
TT
DDR3 SDRAM
DDR3 SDRAM
V
REFDQ
CK
CK#
DDR3 SDRAM
DDR3 SDRAM
Clock, control, command, and address line terminations:
Rank 0: U1–U5, U12–U16, U21–U24, U31–U34
Rank 1: U8–U11, U17–U20, U26–U30, U35–U39
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
RS#[1:0], RCKE[1:0], RA[15:0],
RRAS#, RCAS#, RWE#,
RODT[1:0], RBA[2:0]
DDR3
SDRAM
V
TT
CK
CK#
DDR3
SDRAM
V
DD
U6
A0
SPD EEPROM/
Temperature sensor
A1 A2
SA0 SA1
SDA
SCL
EVT
EVENT#
SA2
Note:
1. The ZQ ball on each DDR3 component is connected to an external 240Ω ±1% resistor
that is tied to ground. It is used for the calibration of the component’s ODT and output
driver.
16GB (x72, ECC, DR) 240-Pin 1.35V DDR3L RDIMM
Functional Block Diagram
PDF: 09005aef8479a029
ksf36c2gx72pz.pdf - Rev. I 7/15
9
Micron Technology, Inc. reserves the right to change products or specifications without notice.
© 2011 Micron Technology, Inc. All rights reserved.

MT36KSF2G72PZ-1G4E1

Mfr. #:
Manufacturer:
Micron
Description:
MODULE DDR3L SDRAM 16GB 240RDIMM
Lifecycle:
New from this manufacturer.
Delivery:
DHL FedEx Ups TNT EMS
Payment:
T/T Paypal Visa MoneyGram Western Union