2014 Microchip Technology Inc. Advance Information DS40001751A-page 5
PIC16(L)F1764/5/8/9
PIN ALLOCATION TABLES
TABLE 3: 14-PIN AND 16-PIN ALLOCATION TABLE (PIC16(L)F1764 AND PIC16(L)F1765)
I/O
14-Pin PDIP/SOIC/TSSOP
16-Pin QFN
ADC
Reference
DAC
Op Amp
Comparator
Zero Cross
Ramp Generator
Timers
PWM
CCP
COG
CLC
DSM
EUSART
MSSP
Interrupts
Pull-ups
Hi Current
Basic
RA0 13 12 AN0 VREF-
DAC1REF-
DAC2REF-
DAC1OUT1
DAC2OUT1
— C1IN0+
C2IN0+
— — — — — — — — — — IOC Y — ICSPDAT
RA1 12 11 AN1 VREF+
DAC1REF+
DAC2REF+
— — C1IN0-
C2IN0-
— — — — — — — — — — IOC Y — ICSPCLK
RA2 11 10 AN2 — — — — ZCD — T0CKI
(1)
— — COG1IN
(1)
— — — — INT
(1)
IOC
Y — —
RA3 4 3 — — — — — — — T6CKI
(1)
— — — — DSM1CH
(1)
— — IOC Y — VPP
MCLR
ICD
RA4 3 2 AN3 — — — — — — T1G
(1)
SOSCO
— — — — DSM1CL
(1)
— — IOC Y — OSC2
CLKOUT
RA5 2 1 — — — — — — — T1CKI
(1)
T2CKI
(1)
SOSCI
— — — CLCIN3
(1)
DSM1MOD
(1)
— — IOC Y — OSC1
CLKIN
RC0 10 9 AN4 — — OPA1IN+ C2IN0+ — — T5CKI
(1)
— — — — — — SCL
(1)
SCK
(1,3)
IOC Y — —
RC1 9 8 AN5 — — OPA1IN- C1IN1-
C2IN1-
— — T4CKI
(1)
— — — CLCIN2
(1)
— — SDI
(1)
SDA
(1,3)
IOC Y — —
RC2 8 7 AN6 — — OPA1OUT C1IN2-
C2IN2-
— RG1IN0 — — — — — — — — IOC Y — —
RC3 7 6 AN7 — — — C1IN3-
C2IN3-
— — T5G
(1)
— — — CLCIN0
(1)
— — SS
(1)
IOC Y — —
RC4 6 5 — — — — — — RG1R
(1)
T3G
(1)
— — — CLCIN1
(1)
— CK
(1)
— IOC Y Y —
RC5 5 4— — — — — — RG1F
(1)
T3CKI
(1)
— CCP1
(1)
— — — RX
(1,3)
— IOC Y Y —
VDD 1 16 — — — — — — — — — — — — — — — — — — VDD
VSS 14 13 — — — — — — —— — — — — ——————VSS
OUT
(2)
— — — — — — C1OUT — — — PWM3OUT CCP1 COG1A CLC1OUT DSM1OUT DT
(3)
SDO INT — — —
— — — — — —C2OUT— — —PWM5OUT— COG1B CLC2OUT —TXSDA
(3)
— — — —
— — — — — — — — — — — — COG1C CLC3OUT — CK SCK
(3)
— — — —
— — — — — — — — — — — — COG1D — — —SCL— — — —
Note 1: Default peripheral input. Input can be moved to any other pin with the PPS input selection register.
2: All pin outputs default to PORT latch data. Any pin can be selected as a digital peripheral output with the PPS output selection registers.
3: These peripheral functions are bidirectional. The output pin selections must be the same as the input pin selections.