Functional Block Diagram
Figure 2: Functional Block Diagram
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
U1
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
U19
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ32
DQ33
DQ34
DQ35
DQ36
DQ37
DQ38
DQ39
U6
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
U14
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ8
DQ9
DQ10
DQ11
DQ12
DQ13
DQ14
DQ15
U2
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
U18
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ16
DQ17
DQ18
DQ19
DQ20
DQ21
DQ22
DQ23
U3
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
U17
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ24
DQ25
DQ26
DQ27
DQ28
DQ29
DQ30
DQ31
U4
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
U16
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ40
DQ41
DQ42
DQ43
DQ44
DQ45
DQ46
DQ47
U7
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
U13
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ48
DQ49
DQ50
DQ51
DQ52
DQ53
DQ54
DQ55
U8
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
U12
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ56
DQ57
DQ58
DQ59
DQ60
DQ61
DQ62
DQ63
U9
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
U11
DQS0#
DQS0
DM0
S0#
S1#
DQS1#
DQS1
DM1
DQS2#
DQS2
DM2
DQS3#
DQS3
DM3
DQS4#
DQS4
DM4
DQS5#
DQS5
DM5
DQS6#
DQS6
DM6
DQS7#
DQS7
DM7
DDR SDRAM x 6
CK0
CK0#
DDR SDRAM x 6
CK1
CK1#
DDR SDRAM x 6
CK2
CK2#
A0
SPD EEPROM
A1
A2
SA0
V
SS
SA1
SA2
SDASCL
WP
U10
V
REF
V
SS
DDR2 SDRAM
DDR2 SDRAM
V
DD
/V
DDQ
V
DDSPD
SPD EEPROM
DDR2 SDRAM
BA[2/1:0]
A[14/13/12:0]
RAS#
CAS#
WE#
CKE0
CKE1
ODT0
ODT1
BA[2/1:0]: DDR2 SDRAM
A[14/13/12:0]: DDR2 SDRAM
RAS#: DDR2 SDRAM
CAS#: DDR2 SDRAM
WE#: DDR2 SDRAM
CKE0: DDR2 SDRAM U1–U9
CKE1: DDR2 SDRAM U11–U19
ODT0: DDR2 SDRAM U1–U9
ODT1: DDR2 SDRAM U11–U19
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
CB0
CB1
CB2
CB3
CB4
CB5
CB6
CB7
U5
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
U15
DQS8#
DQS8
DM8
DM CS# DQS DQS#
DM CS# DQS DQS# DM CS# DQS DQS#
DM CS# DQS DQS# DM CS# DQS DQS#
DM CS# DQS DQS# DM CS# DQS DQS#
DM CS# DQS DQS#
DM CS# DQS DQS#
DM CS# DQS DQS#
DM CS# DQS DQS#
DM CS# DQS DQS#
DM CS# DQS DQS#
DM CS# DQS DQS#
DM CS# DQS DQS#
DM CS# DQS DQS#
DM CS# DQS DQS#
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
512MB, 1GB, 2GB, 4GB (x72, DR) 240-Pin DDR2 SDRAM UDIMM
Functional Block Diagram
PDF: 09005aef80e8ad4d
htf18c64_128_256_512x72ay – Rev. I 3/10 EN
7
Micron Technology, Inc. reserves the right to change products or specifications without notice.
© 2003 Micron Technology, Inc. All rights reserved.
General Description
DDR2 SDRAM modules are high-speed, CMOS dynamic random access memory mod-
ules that use internally configured 4 or 8-bank DDR2 SDRAM devices. DDR2 SDRAM
modules use DDR architecture to achieve high-speed operation. DDR2 architecture is
essentially a 4n-prefetch architecture with an interface designed to transfer two data
words per clock cycle at the I/O pins. A single read or write access for the DDR2 SDRAM
module effectively consists of a single 4n-bit-wide, one-clock-cycle data transfer at the
internal DRAM core and eight corresponding n-bit-wide, one-half-clock-cycle data trans-
fers at the I/O pins.
DDR2 modules use two sets of differential signals: DQS, DQS# to capture data and CK
and CK# to capture commands, addresses, and control signals. Differential clocks and
data strobes ensure exceptional noise immunity for these signals and provide precise
crossing points to capture input signals. A bidirectional data strobe (DQS, DQS#) is trans-
mitted externally, along with data, for use in data capture at the receiver. DQS is a
strobe transmitted by the DDR2 SDRAM device during READs and by the memory con-
troller during WRITEs. DQS is edge-aligned with data for READs and center-aligned
with data for WRITEs.
DDR2 SDRAM modules operate from a differential clock (CK and CK#); the crossing of
CK going HIGH and CK# going LOW will be referred to as the positive edge of CK. Com-
mands (address and control signals) are registered at every positive edge of CK. Input
data is registered on both edges of DQS, and output data is referenced to both edges of
DQS, as well as to both edges of CK.
Serial Presence-Detect EEPROM Operation
DDR2 SDRAM modules incorporate serial presence-detect. The SPD data is stored in a
256-byte EEPROM. The first 128 bytes are programmed by Micron to identify the mod-
ule type and various SDRAM organizations and timing parameters. The remaining 128
bytes of storage are available for use by the customer. System READ/WRITE operations
between the master (system logic) and the slave EEPROM device occur via a standard
I
2
C bus using the DIMM’s SCL (clock) SDA (data), and SA (address) pins. Write protect
(WP) is connected to V
SS
, permanently disabling hardware write protection.
512MB, 1GB, 2GB, 4GB (x72, DR) 240-Pin DDR2 SDRAM UDIMM
General Description
PDF: 09005aef80e8ad4d
htf18c64_128_256_512x72ay – Rev. I 3/10 EN
8
Micron Technology, Inc. reserves the right to change products or specifications without notice.
© 2003 Micron Technology, Inc. All rights reserved.
Electrical Specifications
Stresses greater than those listed may cause permanent damage to the module. This is a
stress rating only, and functional operation of the module at these or any other condi-
tions outside those indicated in the device data sheet are not implied. Exposure to
absolute maximum rating conditions for extended periods may adversely affect reliability.
Table 9: Absolute Maximum Ratings
Symbol Parameter Min Max Units
V
DD
/V
DDQ
V
DD
/V
DDQ
supply voltage relative to V
SS
–0.5 2.3 V
V
IN
, V
OUT
Voltage on any pin relative to V
SS
–0.5 2.3 V
I
I
Input leakage current; Any input 0V V
IN
V
DD
;
V
REF
input 0V V
IN
0.95V; (All other pins not
under test = 0V)
Address inputs, RAS#,
CAS#, WE#, BA
–90 90 µA
S#, CKE, ODT –45 45
CK, CK# –30 30
DM –10 10
I
OZ
Output leakage current; 0V V
OUT
; DQ and ODT
are disabled
DQ, DQS, DQS# –10 10 µA
I
VREF
V
REF
leakage current; V
REF
= valid V
REF
level –36 36 µA
T
C
1
DDR2 SDRAM component operating tempera-
ture
2
Commercial 0 85 °C
Industrial –40 95 °C
T
A
Module ambient operating temperature Commercial 0 70 °C
Industrial –40 85 °C
Notes:
1. The refresh rate is required to double when T
C
exceeds 85°C.
2. For further information, refer to technical note TN-00-08: "Thermal Applications," avail-
able on Micron’s Web site.
512MB, 1GB, 2GB, 4GB (x72, DR) 240-Pin DDR2 SDRAM UDIMM
Electrical Specifications
PDF: 09005aef80e8ad4d
htf18c64_128_256_512x72ay – Rev. I 3/10 EN
9
Micron Technology, Inc. reserves the right to change products or specifications without notice.
© 2003 Micron Technology, Inc. All rights reserved.

MT18HTF25672AY-667A3

Mfr. #:
Manufacturer:
Micron
Description:
MODULE DDR2 SDRAM 2GB 240UDIMM
Lifecycle:
New from this manufacturer.
Delivery:
DHL FedEx Ups TNT EMS
Payment:
T/T Paypal Visa MoneyGram Western Union