EDB4064B3PB
Data Sheet E1831E30 (Ver. 3.0)
4
Pin Configurations
/xxx indicate active low signal.
1234567891011121314151617181920212223242526272829
A
NC VSS
VDD2
DQ30
_a
DQ29
_a
VSS
DQ26
_a
DQ25
_a
VSS
/DQS3
_a
VSS
DQ14
_a
DQ13
_a
VSS NC
VDD2
DQ11
_a
DQ10
_a
DQ9
_a
DQS1
_a
DM1
_a
VDDQ
DQS0
_a
DQ7
_a
DQ6
_a
DQ4
_a
DQ3
_a
VSS NC
B
VSS NC
DQ31
_a
VDDQ
DQ28
_a
DQ27
_a
VDDQ
DQ24
_a
VDDQ
DQS3
_a
DM3
_a
DQ15
_a
VDDQ
VSS
VREF
DQ_a
VDD2
DQ12
_a
VDDQ
DQ8
_a
/DQS1
_a
VSS
DM0
_a
/DQS0
_a
VSS
VDDQ
DQ5
_a
DQ2
_a
NC VSS
C
VDD1
DQ16
_b
VDD1 VDD2
D
DQ17
_b
VDDQ
DQ1
_a
VDDQ
E
DQ18
_b
DQ19
_b
VSS
DQ0
_a
F
VSS
DQ20
_b
DM2
_a
VDDQ
G
DQ21
_b
VDDQ
DQS2
_a
/DQS2
_a
H
DQ22
_b
DQ23
_b
VSS
DQ23
_a
J
VSS
VDDQ VDDQ
DQ22
_a
K
/DQS2
_b
DQS2
_b
DQ20
_a
DQ21
_a
L
DM2
_b
DQ0
_b
DQ19
_a
VSS
M
DQ1
_b
VSS
VDDQ
DQ18
_a
N
DQ2
_b
VDD1
DQ16
_a
DQ17
_a
P
VSS VSS
VDD2
NC
R
VDD1
VREF
DQ_b
VSS
CA0
_b
T
VDD2 VDD2
CA1
_b
U
VDDQ
DQ3
_b
VREF
CA_b
CA2
_b
V
DQ4
_b
VSS VSS
CA3
_b
W
DQ6
_b
DQ5
_b
CA4
_b
NC
Y
VDDQ
DQ7
_b
/CS
_b
NC
AA
DQS0
_b
/DQS0
_b
VSS
CKE
_b
AB
DM0
_b
VSS CK_b
/CK_b
AC
VDDQ
DM1
_b
CA5
_b
AD
/DQS1
_b
DQS1
_b
CA7
_b
CA6
_b
AE
DQ8
_b
VSS
CA8
_b
AF
DQ9
_b
VDDQ
VSS
CA9
_b
A
G
DQ10
_b
DQ11
_b
VDD2
ZQ_b
AH
VSS
VDD1 VDD2
DQ13
_b
VSS
DQ15
_b
DM3
_b
DQS3
_b
VDDQ
DQ26
_b
DQ27
_b
VDDQ
DQ30
_b
VSS
VDD2
VREF
CA_a
CA9
_a
VSS
CA7
_a
CA6
_a
/CK_a
CKE
_a
/CS
_a
CA3
_a
CA2
_a
CA1
_a
VDD1
VSS
AJ
NC VSS
DQ12
_b
VDDQ
DQ14
_b
VDDQ
VSS
/DQS3
_b
DQ24
_b
DQ25
_b
VSS
DQ28
_b
DQ29
_b
DQ31
_b
NC VSS ZQ_a
CA8
_a
CA5
_a
CK_a VSS NC NC
CA4
_a
CA0
_a
VSS
NC
(Top view)
216-ball FBG
A
NC
NC
NC
NC
NC
NC
EDB4064B3PB
Data Sheet E1831E30 (Ver. 3.0)
5
Pin Descriptions
[DDR2 Mobile RAM_a]
[DDR2 Mobile RAM_b]
[Common]
Note: 1. Not internally connected.
Pin name Function
CK_a, /CK_a Clock
CKE_a Clock enable
/CS_a Chip select
CA0_a to CA9_a DDR command/address inputs
(Address configurations: Row:R0-R13,
Column:C0-C8,
Bank:BA0-BA2)
DM0_a to DM3_a Input data mask
DQ0_a to DQ31_a Data input/output
DQS0_a to DQS3_a, /DQS0_a to /DQS3_a Data strobe
VREFCA_a Reference voltage for CA input receiver
VREFDQ_a Reference voltage for DQ input receiver
ZQ_a Reference pin for output drive strength calibration
Pin name Function
CK_b, /CK_b Clock
CKE_b Clock enable
/CS_b Chip select
CA0_b to CA9_b DDR command/address inputs
(Address configurations: Row:R0-R13,
Column:C0-C8,
Bank:BA0-BA2)
DM0_b to DM3_b Input data mask
DQ0_b to DQ31_b Data input/output
DQS0_b to DQS3_b, /DQS0_b to /DQS3_b Data strobe
VREFCA_b Reference voltage for CA input receiver
VREFDQ_b Reference voltage for DQ input receiver
ZQ_b Reference pin for output drive strength calibration
Pin name Function
VDD1 Core power supply 1
VDD2 Core power supply 2 and input receiver power supply
VDDQ I/O power supply
VSS Ground
NC
*1
No connection
EDB4064B3PB
Data Sheet E1831E30 (Ver. 3.0)
6
Pin Capacitance
Notes: 1. This parameter is not subject to production test. It is verified by design and characterization.
2. These parameters are measured on f = 100MHz, VOUT = VDDQ/2, TA = +25°C.
3. DOUT circuits are disabled.
Parameter Symbol Pins min. max. Unit Note
Input capacitance CI1 CK_a, /CK_a, CK_b, /CK_b 0.5 2.0 pF 1, 2
CI2
All other DDR2 Mobile RAM
input only pins
0.5 2.5 pF 1, 2
Data input/output capacitance CI/O
DQ_a, DQ_b, DM_a, DM_b,
DQS_a, /DQS_a, DQS_b,
/DQS_b
0.5 3.0 pF 1, 2, 3
CZQ ZQ_a, ZQ_b 0.5 2.0 pF 1, 2, 3

EDB4064B3PB-8D-F-D

Mfr. #:
Manufacturer:
Micron
Description:
IC DRAM 4G PARALLEL 216FBGA
Lifecycle:
New from this manufacturer.
Delivery:
DHL FedEx Ups TNT EMS
Payment:
T/T Paypal Visa MoneyGram Western Union

Products related to this Datasheet