AD73322
–42–
REV. B
Topic Page
FEATURES . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1
FUNCTIONAL BLOCK DIAGRAM . . . . . . . . . . . . . . . . . 1
GENERAL DESCRIPTION . . . . . . . . . . . . . . . . . . . . . . . . . 1
SPECIFICATIONS (3 V) . . . . . . . . . . . . . . . . . . . . . . . . . . . 2
SPECIFICATIONS (5 V) . . . . . . . . . . . . . . . . . . . . . . . . . . . 5
TIMING CHARACTERISTICS (3 V) . . . . . . . . . . . . . . . . . 8
TIMING CHARACTERISTICS (5 V) . . . . . . . . . . . . . . . . . 9
Timing Diagrams . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9
ABSOLUTE MAXIMUM RATINGS . . . . . . . . . . . . . . . . 10
ORDERING GUIDE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
PIN CONFIGURATIONS . . . . . . . . . . . . . . . . . . . . . . . . . 10
PIN FUNCTION DESCRIPTIONS . . . . . . . . . . . . . . . . . 11
TERMINOLOGY . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
ABBREVIATIONS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
TYPICAL PERFORMANCE CHARACTERISTICS . . . . 13
FUNCTIONAL DESCRIPTION . . . . . . . . . . . . . . . . . . . . 14
Encoder Channels . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14
Programmable Gain Amplifier . . . . . . . . . . . . . . . . . . . . . 14
ADC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15
Analog Sigma-Delta Modulator . . . . . . . . . . . . . . . . . . . . 15
Decimation Filter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
ADC Coding . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
Decoder Channel . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
DAC Coding . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
Interpolation Filter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
Analog Smoothing Filter and PGA . . . . . . . . . . . . . . . . . 16
Differential Output Amplifiers . . . . . . . . . . . . . . . . . . . . . 17
Voltage Reference . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
Analog and Digital Gain Taps . . . . . . . . . . . . . . . . . . . . . 17
Analog Gain Tap . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
Digital Gain Tap . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18
Serial Port (SPORT) . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18
SPORT Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18
SPORT Register Maps . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
Master Clock Divider . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
Serial Clock Rate Divider . . . . . . . . . . . . . . . . . . . . . . . . . 19
Sample Rate Divider . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
DAC Advance Register . . . . . . . . . . . . . . . . . . . . . . . . . . 19
Topic Page
OPERATION . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Resetting the AD73322 . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Power Management . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Operating Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Program (Control) Mode . . . . . . . . . . . . . . . . . . . . . . . . . 24
Data Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Mixed Program/Data Mode . . . . . . . . . . . . . . . . . . . . . . . 25
Digital Loop-Back . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
SPORT Loop-Back . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
Analog Loop-Back . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
INTERFACING . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
Cascade Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
PERFORMANCE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27
Encoder Section . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27
Encoder Group Delay . . . . . . . . . . . . . . . . . . . . . . . . . . . 28
Decoder Section . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28
Decoder Group Delay . . . . . . . . . . . . . . . . . . . . . . . . . . . 29
On-Chip Filtering . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29
DESIGN CONSIDERATIONS . . . . . . . . . . . . . . . . . . . . . 30
Analog Inputs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 30
Interfacing to an Electret Microphone . . . . . . . . . . . . . . . 32
Analog Output . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
Differential to Single-Ended Output . . . . . . . . . . . . . . . . 32
Digital Interfacing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33
Cascade Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33
Grounding and Layout . . . . . . . . . . . . . . . . . . . . . . . . . . . 34
DSP PROGRAMMING CONSIDERATIONS . . . . . . . . . 34
DSP SPORT Configuration . . . . . . . . . . . . . . . . . . . . . . . 34
DSP SPORT Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . 34
DSP SOFTWARE CONSIDERATIONS WHEN
INTERFACING TO THE AD73322 . . . . . . . . . . . . . . . 35
Operating Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 35
Mixed-Mode Operation . . . . . . . . . . . . . . . . . . . . . . . . . . 35
Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 35
Initialization . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 35
Running the AD73322 with ADCs
or DACs in Power-Down . . . . . . . . . . . . . . . . . . . . . . . 35
APPENDIX A . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 37
(DAC Timing Control Example) . . . . . . . . . . . . . . . . . . . . 37
APPENDIX B . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 38
Configuring an AD73322 to Operate in Data Mode . . . . 38
APPENDIX C . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
Configuring an AD73322 to Operate in Mixed Mode . . . . 40
OUTLINE DIMENSIONS . . . . . . . . . . . . . . . . . . . . . . . . 43
AD73322
–43–REV. B
28-Lead Wide Body SOIC
(R-28)
SEATING
PLANE
0.0118 (0.30)
0.0040 (0.10)
0.0192 (0.49)
0.0138 (0.35)
0.1043 (2.65)
0.0926 (2.35)
0.0500
(1.27)
BSC
0.0125 (0.32)
0.0091 (0.23)
0.0500 (1.27)
0.0157 (0.40)
88
08
0.0291 (0.74)
0.0098 (0.25)
3 458
0.7125 (18.10)
0.6969 (17.70)
0.4193 (10.65)
0.3937 (10.00)
0.2992 (7.60)
0.2914 (7.40)
PIN 1
28 15
141
44-Lead Plastic Thin Quad Flatpack (LQFP)
(ST-44A)
TOP VIEW
(PINS DOWN)
1
11
12
23
22
33
3444
0.640 (16.25)
0.620 (15.75)
SQ
0.553 (14.05)
0.549 (13.95)
SQ
0.016 (0.40)
0.012 (0.30)
0.042 (1.07)
0.037 (0.93)
0.397 (10.07)
0.391 (9.93)
SQ
0.063 (1.60)
MAX
0.030 (0.75)
0.019 (0.50)
SEATING
PLANE
0.006 (0.15)
0.002 (0.05)
0.004 (0.10)
MAX
0.057 (1.45)
0.053 (1.35)
OUTLINE DIMENSIONS
Dimensions shown in inches and (mm).
C3320a–0–2/00 (rev. B)
PRINTED IN U.S.A.

AD73322LARUZ

Mfr. #:
Manufacturer:
Analog Devices Inc.
Description:
Analog Front End - AFE Dual-Ch 3V Front-End Processor
Lifecycle:
New from this manufacturer.
Delivery:
DHL FedEx Ups TNT EMS
Payment:
T/T Paypal Visa MoneyGram Western Union

Products related to this Datasheet