List of tables STLC5046
4/51 Doc ID 7052 Rev 5
List of tables
Table 1. Device summary . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1
Table 2. I/O definition . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
Table 3. Pin description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
Table 4. Control byte structure . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
Table 5. Registers addresses (only MCU mode) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18
Table 6. Electrical characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41
Table 7. Transmission characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 46
Table 8. Document revision history . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 50
STLC5046 List of figures
Doc ID 7052 Rev 5 5/51
List of figures
Figure 1. Block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6
Figure 2. Pin connection (top view) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6
Figure 3. Transmit path . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
Figure 4. Receive path . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
Figure 5. MCU mode: time slot assignment. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
Figure 6. Pin-strap mode: time slot assignment. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15
Figure 7. Typical application circuit with STLC3080 without metering pulse injection and I/O pins
in dynamic mode. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
Figure 8. Pin-strap mode short frame sync. timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 43
Figure 9. Pin-strap mode long frame sync. timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 44
Figure 10. MCU mode frame sync. timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 44
Figure 11. Serial control port timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 44
Figure 12. SLIC control port timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 45
Figure 13. LQFP64 (10 x 10 x 1.4 mm) mechanical data and package dimensions . . . . . . . . . . . . . . 49
Block diagram and pin connection STLC5046
6/51 Doc ID 7052 Rev 5
1 Block diagram and pin connection
Figure 1. Block diagram
Figure 2. Pin connection (top view)
GR0
GR0
GR0
GR0
D/A
sigma-delta
DECIMATORS
TX FILTERS
RX FILTERS
INTERPOLATORS
ARBITER
ENCODER
DECODER
PROGRAMMABLE
GAIN RX
PROGRAMMABLE
GAIN TX
VFRO0
VFRO1
VFRO2
VFRO3
VFXI0
VFXI1
VFXI2
VFXI3
FS/FS0
MCLK
TSX
DX
DR
SLIC
CONTROL
REGISTERS
8bit
8bit
17-bit Bus
data
contlol
to analog FE
Post
Filter
Post
Post
Post
Filter
Filter
Filter
Programmable functions
8-bit Bus
A/D
A/D
A/D
A/D
Anti-Alias
Anti-Alias
Anti-Alias
Anti-Alias
GX0
GX1
GX2
GX3
A/u Law
A/u Law
PCM
INTERFACE
& SLOT ASSGN
DIGITAL PROCESSORANALOG FRONTEND
VEEVCC
PLL
INTERFACE
CONTROL
SERIAL
CS / PD1
CO / GR0
CI / PD0
CCLK / GR1
INT / AMU
CS0 / GX0
CS1 / GX1
CS2 / GX2
CS3 / GX3
IO0 / GR2
IO1 / PD2
IO2 / GR3
IO3 / PD3
IO7
IO8
IO9
IO10
IO11
CAP
VDD VSS SUB
CONFIG.
PORT
IO4 / FS1
IO5 / FS2
IO6 / FS3
M0M1
GR0
GR1
GR2
GR3
1
2
3
5
6
4
7
8
9
10
27
11
28 29 30 31 32
59 58 57 56
54
55 53 52 51 50 49
43
42
41
39
38
40
48
47
46
44
45
CI/PD0
CO/GR0
CS/PD1
RES
RES
INT/AMU
DX
DR
VDD
CCLK/GR1
VSS
IO3/PD3
IO4/FS1
IO5/FS2
VCC5
M0
VEE5
CS0/GX0
CS1/GX1
VEE1
VEE0
N.C.
IO9
IO10
IO11
VCC4
M1
VEE4
CS2/GX2
CS3/GX3
VEE2
VEE3
N.C.
VFXI2
VFRO2
SUB
VFRO1
VFXI1
CAP
VFRO3
N.C.
VFXI3
VCC2
VCC3
D98TL405
22 23 24 25 26
60
IO8
61
IO7
62
IO6/FS3
63
RES
64
N.C.
N.C.
N.C.
IO0/GR2
IO1/PD2
IO2/GR3
17 18 19 20 21
37
36
34
33
35
VCC1
VCC0
N.C.
VFRO0
VFXI0
12
13
14
15
16
N.C.
N.C.
FS/FS0
TSX
MCLK

STLC5046

Mfr. #:
Manufacturer:
STMicroelectronics
Description:
Interface - CODECs Prog 4-Ch CODEC/Filt
Lifecycle:
New from this manufacturer.
Delivery:
DHL FedEx Ups TNT EMS
Payment:
T/T Paypal Visa MoneyGram Western Union

Products related to this Datasheet